請更新您的瀏覽器

您使用的瀏覽器版本較舊,已不再受支援。建議您更新瀏覽器版本,以獲得最佳使用體驗。

科技

AMD EPYC ROME 64核心處理器發表 世界首款7nm ZEN2架構

Mobile01

更新於 2018年11月11日18:42 • 發布於 2018年11月06日20:26 • dennis.F

AMD今日在舊金山舉辦的NEXT HORIZON活動上再度發表了首次採用台積電TSMC 7nm製程的全新EPYC ROME企業級運算處理器,相較上一代EPYC NAPLES不僅改用了電晶體密度多達兩倍的全新AMD ZEN2架構,並將核心規格再度提升至64核128執行緒,而且還首次支援了8通道記憶體與PCIe4.0通道,讓這一代EPYC ROME處理器在效能提升了1.25倍的同時也降低一半的所需功耗,為企業大降低資料中心或伺服器的整體運作成本

AMD上一代的ZEN處理器架構主要是由4個Die組成,並透過Infinity Fabric來連結各晶片中的I/O與記憶體,而這次AMD ZEN2架構的改進除了核心晶片製程改用了7nm並增加為8個Die之外,更在處理器中央設置了一個獨立的I/O晶片,藉此降低各個處理晶片的I/O傳輸與記憶體資料延遲,進而提升處理器的運算效能表現。

從官方提供的AMD ZEN2架構圖來看,其中的處理核心晶片是採用7nm製程,而中間的I/O晶片則是採用了14nm製程設計,而且處理器的記憶體控制器也是設置在這個I/O晶片上,並透過Infinity Fabric通道來各個Die中的處理核心傳遞訊號。

AMD這次的EPYC ROME亦將浮點運算頻寬提升至256bit,讓處理器的運算吞吐量能夠達到上一代的兩倍之多,同時也加入更安全功能,提供企業資料中心更強大的資安防護。…繼續閱讀

延伸閱讀:

48核心加12通道記憶體 Intel全新Cascade Lake處理器發表

                

查看原始文章

更多科技相關文章

01

韓國AI基本法生效 新創界憂法遵負擔沉重

路透社
02

首現達沃斯論壇 馬斯克批美太陽能關稅看好機器人未來

路透社
03

記憶體晶片成本飆升 2026智慧手機與PC需求恐萎縮

路透社
04

藍源推TeraWave衛星網絡

路透社
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...

留言 2

留言功能已停止提供服務。試試全新的「引用」功能來留下你的想法。

Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...
Loading...